更新时间:2021-04-02 22:08:31
封面
版权信息
前言
第1章 基于Nios Ⅱ处理器的嵌入式系统
1.1 片上系统概述
1.2 Nios Ⅱ的优势在哪里
1.3 基于Nios Ⅱ处理器的FPGA开发流程
第2章 实验平台“勇敢的芯”板级电路详解
2.1 板级电路整体架构
2.2 电源电路
2.3 复位与时钟电路
2.4 FPGA下载配置电路
2.5 SRAM接口电路
2.6 ADC/DAC芯片电路
2.7 UART接口电路
2.8 RTC接口电路
2.9 4×4矩阵按键电路
2.10 VGA显示接口电路
2.11 蜂鸣器、数码管、流水灯、拨码开关电路
2.12 超声波接口、外扩LCD接口电路
第3章 Qsys系统创建
3.1 Qsys系统概述
3.2 Qsys总线互连
3.3 Quartus Ⅱ工程创建
3.4 进入Qsys系统
3.5 Qsys界面简介
3.6 新建Qsys系统
3.7 保存Qsys系统
3.8 加载Qsys系统
第4章 Qsys通用组件添加与互连
4.1 时钟组件添加与设置
4.2 Nios Ⅱ处理器添加与设置
4.3 RAM组件添加与配置
4.4 Nios Ⅱ处理器复位向量与异常向量地址设置
4.5 System ID组件添加与配置
4.6 JTAG UART组件添加与配置
4.7 Timer组件添加与配置
4.8 UART组件添加与配置
4.9 蜂鸣器PIO组件添加与配置
4.10 拨码开关PIO组件添加与配置
第5章 Qsys互连总线概述
5.1 嵌入式系统的总线
5.2 Avalon-MM总线
5.3 Avalon-ST总线
第6章 Qsys自定义组件设计
6.1 数码管组件
6.2 ADC组件
6.3 DAC组件
6.4 超声波测距组件
6.5 RTC组件
6.6 矩阵按键组件
第7章 Qsys系统生成
7.1 中断连接
7.2 地址分配
7.3 系统生成
7.4 Qsys系统例化模板
第8章 Quartus Ⅱ工程设计实现
8.1 Verilog顶层文件设计
8.2 语法检查
8.3 引脚分配
8.4 系统编译
第9章 软件开发工具EDS
9.1 EDS软件开启
9.2 BSP工程创建
9.3 开启BSP Editor
9.4 BSP Editor设置
9.5 BSP工程编译
9.6 工程创建
9.7 C代码源文件创建
9.8 软件应用工程编译
9.9 移除当前工程
9.10 加载工程
9.11 移植工程
第10章 软件实验例程
10.1 Nios Ⅱ实例之Hello NIOS II
10.2 Nios Ⅱ实例之System ID与Timestamp
10.3 Nios Ⅱ实例之蜂鸣器定时鸣叫
10.4 Nios Ⅱ实例之拨码开关输入GIO控制
10.5 Nios Ⅱ实例之秒定时数码管显示
10.6 Nios Ⅱ实例之DAC递增输出
10.7 Nios Ⅱ实例之ADC采集打印
10.8 Nios Ⅱ实例之UART收发
10.9 Nios Ⅱ实例之RTC-UART时间打印
10.10 Nios Ⅱ实例之RTC-UART时间重置
10.11 Nios Ⅱ实例之超声波测距
10.12 Nios Ⅱ实例之倒车雷达
10.13 Nios Ⅱ实例之矩阵按键值采集
10.14 Nios Ⅱ实例之矩阵按键可调的ADC/DAC实例
10.15 Nios Ⅱ实例之计算器
第11章 FPGA器件的代码固化
11.1 嵌入式软件HEX文件生成
11.2 程序存储器初始化文件加载
11.3 JIC烧录文件生成
11.4 JTAG烧录配置
本书特色