![集成电路系统级封装](https://wfqqreader-1252317822.image.myqcloud.com/cover/998/43737998/b_43737998.jpg)
3.3.5 高速系统板设计的分析与优化
从前面分析可以看出,系统级封装基板叠层、过孔及参考平面的设计,都将直接影响整个电路的性能。好的设计可以减少串扰和电磁辐射干扰,有效提高电源质量,节约成本,方便布线。本节从实际工程案例出发,结合仿真,对系统级封装中遇到的传输线、电源阻抗及电磁干扰等问题进行分析。
1. 传输线优化
封装互连线的阻抗是不连续的,主要包括过孔、锡球、键合线、有缝隙的参考平面等。下面以PoP中过孔、锡球的排布优化为例进行介绍,如图3-85所示。通过调节信号过孔、锡球的直径、焊盘尺寸、信号—地之间的距离,优化传输线的回波损耗特性,如图3-86所示。
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/117-1.jpg?sign=1739359424-9tYCYhvO6ypV1C44qOLs7ABFUWhrYhBp-0-a7ebe82ba210717657988d2c7bc6cd7a)
图3-85 PoP中过孔、锡球的排布优化示意图
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/117-2.jpg?sign=1739359424-QXVpOrOcdqu4kiKreFgXSOMh1hRIeUoe-0-a839ea44f0d38c3676b931977c8a1c8f)
图3-86 不同过孔、锡球排布的回波损耗
2. 电源网络优化
工程中一般采用放置去耦电容的方法减小电源阻抗并消除谐振峰。这里给出的案例中,初始设计时电源的输入阻抗在283.7MHz、428.7MHz时呈现感性,分别如图3-87和图3-88所示。
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/118-1.jpg?sign=1739359424-2lOlAF6IVU7cZkdpuaGgh4bs3SwNVCwt-0-db175d81ec6dfef2f206dc6af5aa5f54)
图3-87 设计优化前的电路板图
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/118-2.jpg?sign=1739359424-Fq4PYmeLWV2ASMJDe9XAoy3KmTGe9kxm-0-e3f94b2d9b99b333bbbafa0fec7336a4)
图3-88 设计优化前的谐振图谱
在板上放置一些去耦电容后,谐振峰调节到了很低的频率处,小于20MHz,分别如图3-89和图3-90所示。
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/118-3.jpg?sign=1739359424-kr7KFsRMvT9C0qj0TNYuNKYzww85xbOy-0-8d81b0c6cea873ff3aaf6b1f8a346f34)
图3-89 设计优化后的电路板图
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/119-1.jpg?sign=1739359424-xrzNTDNsLkjpPtdZr8bwQhwjxBWY0A3k-0-db5ccb6c502ae86a93a80d6f4a95147a)
图3-90 设计优化后的谐振图谱
3. 电磁辐射优化
系统级封装体中数字芯片和射频芯片混合封装,相互间很容易产生干扰。例如,数字信号的谐波分量可以通过近场耦合的方式对高灵敏度的敏感电路产生干扰。在封装过程中可以采用共形屏蔽技术,既能保证敏感电路不受干扰,也能降低强辐射元器件对外部的辐射干扰。前文介绍的溅射屏蔽工艺可以将屏蔽层融合在封装体中,不增加额外的封装空间,利用铜等金属材料的反射损耗和吸收损耗抑制噪声源的近场干扰。以5mm × 3mm的封装为例,在封装体表面溅射厚度为5μm的屏蔽铜层,如图3-91所示。
在仿真阶段,在系统级封装体外部模拟施加平面电磁波,可以在封装体内建立矩形面测量场强,如图3-92所示。
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/119-2.jpg?sign=1739359424-EaqvT4BQpWd8g7WJTtF17fKwOFtzPBb2-0-b85e27632a40a4c0fa8747120eacaaf1)
图3-91 系统级封装体的溅射建模
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/119-3.jpg?sign=1739359424-Vwo8ELsArRxvzj5PkM3VgEm0eRccfdO9-0-cdeb8c1b7742c61af502614b0ce6000d)
图3-92 仿真示意图
未建立电磁屏蔽矩形面上的场强如图3-93所示。增加了电磁屏蔽后矩形面上的场强如图3-94所示。
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/120-1.jpg?sign=1739359424-ZjGhv3dqb61IlI8BFtClDXI5GxQBiuEc-0-0d2f85e58254e2112802037bf777c37c)
图3-93 未建立电磁屏蔽矩形面上的场强
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/120-2.jpg?sign=1739359424-Iv3ykNDXBoCBOve3a7wHfpRlLm9E79bR-0-d2352eb60a8e21ebfe73198aab7817ea)
图3-94 增加了电磁屏蔽后矩形面上的场强
从图3-93和图3-94中可以看出,在增加溅射工艺屏蔽后,矩形面上的场强下降了两个数量级不止。根据屏蔽效能的定义
![](https://epubservercos.yuewen.com/8A3505/23020637409731606/epubprivate/OEBPS/Images/120-3.jpg?sign=1739359424-bBljarmqWSyaPdYFKHhp9QJESqpozeRB-0-8089c76ca4957e70e9ff27650f57a738)
该案例中的屏蔽罩屏蔽效能超过40dB。