![基于NI Multisim 11的PLD/PIC/PLC的仿真设计](https://wfqqreader-1252317822.image.myqcloud.com/cover/854/680854/b_680854.jpg)
上QQ阅读APP看本书,新人免费读10天
设备和账号都新为新人
1.2 NI Multisim11中的PLD仿真环境
下面先介绍一下怎样进入PLD编辑界面:
单击“Place”,在下拉菜单中选择“New PLD Subcircuit”选项,如图1.1.10所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0016_0002.jpg?sign=1739369532-QkztFT0SlXDY7murOSCrueXYx4ZPurzc-0-f5937e58eb00af743445506782e3f740)
图1.1.10 选择“New PLD Subcircuit”选项
在下级菜单中选择“Creat empty PLD”选项,如图1.1.11所示。
单击“Next”按钮,在第一栏中填写要PLD的名称,例如在此输入“counter”,器件出现在清单上的位置,一般不填,如图1.1.12所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0001.jpg?sign=1739369532-pkQibr2GZK5gsglphH0hKuoKFe4MHnty-0-02f7edf9dd652f12b841ea88fd656179)
图1.1.11 选择“Creat empty PLD”选项
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0002.jpg?sign=1739369532-y7fM7X8CQzWufke9vdjNv0eaKQKxaW4n-0-f7bebefb041e3858ce4dbe7337b1b78e)
图1.1.12 输入PLD的名称
单击“Next”按钮,如图1.1.13所示。然后单击“Finish”按钮,如图1.1.14,一个空的PLD逻辑器件即构建完成了,下面进行内部的构造。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0003.jpg?sign=1739369532-tR5ZTAu7AM7buopD5uaJoPWxlVrcEKka-0-c9bdf0f2fc961cc5776074ea1d80af82)
图1.1.13 名称输入后的下一个对话框
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0017_0004.jpg?sign=1739369532-PTJ7R6PFTY3gdT7g9Yye5puYijbY4aG8-0-56207ee11028da087968a27c4fc7b8a3)
图1.1.14 完成一个空的PDL逻辑器件的建立
将鼠标移到器件上,双击,将会出现如图1.1.15所示界面。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0001.jpg?sign=1739369532-jtHJeFUQZq3zESnyARgTT6lRlcgchfVv-0-d18bae366a72bc3c4af7d0b8913697cf)
图1.1.15 双击新建器件后的对话框
单击“Edit HB/SC”按钮,将会出现PLD内部电路编辑界面,如图1.1.16所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0002.jpg?sign=1739369532-c6EzhV6h2TUm3YzIeTFlMmrtxOjQpasH-0-4124bbe814665e0d1133570a4e99658d)
图1.1.16 PLD内部电路编辑界面
工作界面上的工具栏如图1.1.17所示。
![](https://epubservercos.yuewen.com/41A64D/3590459903857201/epubprivate/OEBPS/Images/figure_0018_0003.jpg?sign=1739369532-W0S667YH8pQCSe72VjrK7ago5uo5Zrth-0-f4ad8ab7e5671bf0738d70cb3163e600)
图1.1.17 界面上的工具栏
重点介绍与PLD有关的第三排, 是输入端口,
是输出端口,
是双向连接器,
是PLD设置,
是PLD逻辑检查,
是把PLD生成VHDL语言。